高漏流製程動態電路自我修護技術 刊登日期:2014/05/21
  ‧ 專利名稱 正反器電路與漏電流抑制電路
  ‧ 專利證書號 I383590
8319525
  ‧ 專利權人 國立臺灣大學
  ‧ 專利國家
    (申請日)
中華民國 (2010/04/02)
美國 (2010/11/03)
  ‧ 發明人 蔡昀達, 劉深淵,
 
技術摘要:
一種正反器電路,包括D型正反器以及漏電流抑制電路。D型正反器接收輸入信號與時脈信號,並且根據時脈信號之一上升緣或下降緣輸出輸入信號之信號位準作為輸出信號。漏電流抑制電路用以偵測流經D型正反器之至少一浮接節點之漏電流所造成的輸出錯誤,並補償漏電流以修正輸出錯誤,其中漏電流抑制電路包括一偵測電路以及一補償電路。偵測電路接收輸出信號以及時脈信號,並且偵測輸出錯誤是否已發生,以產生一偵測結果。補償電路用以根據偵測結果補償漏電流,以修正輸出錯誤。

A flip-flop circuit includes a D flip-flop and a leakage current suppression circuit. The D flip-flop receives an input signal and a clock signal, and outputs a voltage of the input signal at a rising or falling edge of the clock signal as an output signal. The leakage current suppression circuit detects an output error caused by the leakage current flowing through at least a floating node of the D flip-flop and compensates for the leakage current to correct the output error. The leakage current suppression circuit includes a detection circuit and a compensation circuit. The detection circuit receives the output signal and clock signal and detects whether the output error has occurred to generate a detection result. The compensation circuit compensates for the leakage current according to the detection result to correct the output error.



聯繫方式
聯絡人: 研發處產學合作總中心 電話: (02)3366-9949
地 址: 10617臺北市大安區羅斯福路四段1號 禮賢樓六樓608室