全數位資料時脈回復器
刊登日期:2014/05/21
  ‧ 專利名稱 資料時脈回復電路與接收器
  ‧ 專利證書號 I373948
7884674
  ‧ 專利權人 國立臺灣大學
  ‧ 專利國家
    (申請日)
中華民國 (2009/05/13)
美國 (2009/08/05)
 
  ‧ 發明人/PI 陳易楓 ,劉深淵 ,
  ‧ 單位 電子工程學研究所
  ‧ 簡歷/Experience
技術摘要 / Our Technology:
本發明的一實施例提供一種資料與時脈回復電路,包括一相位偵測器、一預先累加器、一暫存器、一累加器以及一數位控制振盪器。利用該預先累加器形成一個傳輸路徑,可以將相位偵測器的輸出結果先傳送給數位控制振盪器以調整其輸出的時脈信號,降低原先累加器產生的延遲。

An embodiment of the invention provides a clock and data recovery circuit. The clock and data recovery circuit comprises a phase detector, a pre-accumulator, a register, an accumulator and a digital controlled oscillator. By using the transmission path formed by the pre-accumulator, the output of the phase detector can be transmitted to the digital controlled oscillator in advance to adjust the frequency of its output clock signal and the latency due to the accumulator can be reduced.




專利簡述 / Intellectual Properties:




 

聯繫方式 / Contact:
臺大產學合作總中心 / Center of Industry-Academia Collaboration, NTU
Email:ordiac@ntu.edu.tw 電話/Tel:02-3366-9945