用於需要善用電量之多媒體裝置的高效率區塊比對的大型積體電路架構及方法
刊登日期:2014/05/21
  ‧ 專利名稱 用於需要善用電量之多媒體裝置的高效率區塊比對的大型積體電路架構及方法
  ‧ 專利證書號 I475890
8787461
  ‧ 專利權人 國立臺灣大學
  ‧ 專利國家
    (申請日)
中華民國 (2008/10/14)
美國 (2008/12/28)
 
  ‧ 發明人/PI 郭斯彥 ,黃士嘉 ,
  ‧ 單位 電機工程學系
  ‧ 簡歷/Experience
技術摘要 / Our Technology:
一種高效率區塊比對之大型積體電路架構及方法,具低記憶體頻寬需求,用於需要善用電量的多媒體裝置,係利用複數個目前圖框中相同空間位址的複數個目前區塊,藉共用相同搜尋區,找出相對應的最佳匹配區塊,以求得該等目前區塊與相對應最佳匹配區塊之間的移動向量,完成視訊編碼中的移動預測操作,大幅降低資料頻寬,加快移動預測操作速度,減少整體功率消耗。

A high-performance block-matching VLSI architecture with low memory bandwidth for power-efficient multimedia devices is disclosed. The architecture uses several current blocks with the same spatial address in different current frames to search the best matched blocks in the search window of the reference frame based on the best matching algorithm (BMA) to implement the process of motion estimation in video coding. The scheme of the architecture using several current blocks for one search window greatly increases data reuse, accelerates the process of motion estimation, and reduces the data bandwidth and the power consumption.




專利簡述 / Intellectual Properties:




 

聯繫方式 / Contact:
臺大產學合作總中心 / Center of Industry-Academia Collaboration, NTU
Email:ordiac@ntu.edu.tw 電話/Tel:02-3366-9945